Home  手機訪問   課程介紹   培訓報名  企業培訓   付款方式   講師介紹   學員評價  曙海簡介  聯系曙海  工程承接  
arduino培訓
嵌入式協處理器--DSP
嵌入式協處理器--FPGA
FPGA項目實戰系列課程----
嵌入式OS--4G手機操作系統
嵌入式OS-Linux
嵌入式CPU--ARM

嵌入式OS--WinCE
單片機培訓
嵌入式硬件設計
嵌入式OS--VxWorks
學員VIP專區
用戶名:

密碼: 
 
WEB在線客服
南京WEB在線客服
武漢WEB在線客服
西安WEB在線客服
廣州WEB在線客服
點擊這里給我發消息  
QQ客服一
點擊這里給我發消息  
QQ客服二
點擊這里給我發消息
QQ客服三
  雙休日、節假日及晚上可致電值班電話:021-51875830 值班手機:15921673576

值班QQ:
點擊這里給我發消息

值班網頁在線客服,點擊交談:
 
網頁在線客服

 
合作伙伴與授權機構
現代化的多媒體教室
FPGA培訓

合作企業最新人才需求公告

◆招人、應聘、人才合作
請訪問曙海旗下網站---

電子人才網
www.morning-sea.com.cn
合作企業最新人才需求公告
奧迪堅通訊系統(上海)有限公司
(16人)
上海貝爾阿爾卡特股份有限公司(12人) 
冠捷半導體(上海)有限公司
(9人)
上海奧波電子有限公司(14人)
北京華路時代信息技術有限公司
(18人)
上海寶康電子控制工程有限公司
(6人)
上海迅時通信設備有限公司(8人)
上海天能電子有限公司(5人)
公益培訓
 
郵件訂閱列表
 

   課程目標

        C6000 DSP硬件培訓課程主要培養學生對DSP體系結構的理解,掌握基于C6000的DSP芯片及高速板級高速電路硬件開發技術,能夠開發自己的DSP系統。

   培養對象

        DSP系統的硬件開發工程師,電子類專業的大學生和研究生。

   入學要求

        學員學習本課程應具備下列基礎知識:
        ◆了解數字信號處理原理;
        ◆有硬件電路設計基礎;
        ◆有匯編語言和C語言基礎。

   費用和課時
        ◆課時5天,64個學時
        團體報名優惠措施:兩人95折優惠,三人或三人以上9折優惠 。注意:在讀學生憑學生證,即使一個人也優惠500元。
        ◆
上課地點:華東師范大學/銀城大廈
        ◆外地學員:代理安排食宿(需提前預定)
   上課時間和地點
             上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
             最近開課時間(周末班/連續班/晚班):2019年11月25日
   班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)

        為了保證培訓效果,增加互動環節,我們堅持小班授課,每期報名人數限3到5人,多余人員安排到下一期進行。人手一機,全程實踐。

   質量保障

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在下期培訓班中重聽;
        2、培訓結束后免費提供半年的技術支持,充分保證培訓后出效果;
        3、培訓合格學員可享受免費推薦就業機會。 ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質。專注高端培訓15年,曙海提供的證書得到本行業的廣泛認可,學員的能力得到大家的認同,受到用人單位的廣泛贊譽。

   課程進度安排
課程大綱 課程內容

第一階段

第1部分 DSP最小系統設計

      1.1 最小系統組成
      1.2 程序 ROM
      1.3 電源
      1.4 時鐘
      1.5 復位電路
      1.6 JTAG

第2部分 C6000的體系結構

      2.1 C 6000 CPU 的結構
      2.2 C 6000 基本指令系統
      2.3 C 6000 存儲器映射
      2.4 C 6000 外設概述

第3部分 C6000的外設

        3.1 EDMA
        3.2 中斷系統
        3.1 EMIF
        3.2 McBSP
        3.3 bootloader

實驗課: 用硬件設計軟件PADS軟件畫C6000系統最小系統原理圖

      1 ) 熟系 PADS 軟件原理圖工具
      2 ) 理解 C6000 最小系統組成原理
      3 ) 學習畫原理圖

第二階段

第4部分 高速電路設計理論基礎

      4.1 高速電路簡介
      4.2 傳輸線理論
      4.3 反射及端接技術
      4.4 串擾及其改善
      4.5 地彈及其改善

第5部分 電路板設計流程

      5.1 電路板設計流程的演變
      5.2 用 PADS 軟件設計電路板的流程
      5.3 信號仿真

實驗課:用PADS軟件畫C6000最小系統的PCB

      1 ) 熟系 PADS 軟件 PCB 工具
      2 ) 學習畫 PCB
      3 )學習仿真
      4 ) 學習仿真

 
cortex培訓
.(2014年7月11)......................................................................................
 
福彩快三骗局大小单双